| Contenido                                               |          | 2.2.5 Sistema hexadecimal                                                              | 28       |
|---------------------------------------------------------|----------|----------------------------------------------------------------------------------------|----------|
|                                                         |          | 2.2.6 Número de cifras. Cantidad decimal máxima                                        | 29       |
| Capítulo 1                                              |          | 2.3 Métodos de conversión de números enteros y fraccionarios                           | 30       |
| Evolución del procesamiento de datos                    | 1        | 2.3.1 Método de conversión de números de otras bases a decimal                         | 30       |
| 1.1 Organización y arquitectura de una computadora      | 2        | 2.3.2 Método de divisiones sucesivas (para convertir un                                | 50       |
| 1.2 Estratificación del software                        | 3        | número entero decimal a otras bases)                                                   | 31       |
| 1.3 Evolución del procesamiento de datos                | 4        | 2.3.3 Método de multiplicaciones (para convertir un                                    |          |
| 1.3.1 Los comienzos de la computación                   | 4        | número fraccionario decimal a otras bases)                                             | 32       |
| 1.3.2 La primera máquina y su evolución                 | 5        | 2.3.4 Pasaje directo entre las bases 2 a 8 y 2 a 16                                    | 35       |
| 1.3.3 La máquina de tarjetas perforadas                 | 5        | 2.4 Operaciones fundamentales en binario                                               | 37       |
| 1.3.4 La calculadora secuencial automática (IBM)        | 7        | 2.4.1 Suma                                                                             | 37       |
| 1.3.5 El programa almacenado                            | 7        | 2.4.2 Resta o sustracción                                                              | 37       |
| 1.4 Clasificación de las computadoras                   | 8        | 2.5 Operaciones fundamentales en octal y hexadecimal                                   | 39       |
| 1.4.1 Analógicas                                        | 8        | 2.5.1 Suma octal                                                                       | 40       |
| 1.4.2 Digitales                                         | 8        | 2.5.2 Técnica para sumar números grandes en cualquier base                             | 40       |
| 1.4.3 Híbridas                                          | 9        | 2.5.3 Suma hexadecimal                                                                 | 41       |
| 1.5 Generaciones de computadoras digitales              | 9        | 2.6 Complemento de un número                                                           | 42       |
| 1.5.1 Computadoras de 1ª generación                     | 9        | 2.6.1 Complemento a la base, a la raíz o auténtico                                     | 43       |
| 1.5.2 Computadoras de 2ª generación                     | 9        | 2.6.2 Su utilización para la representación de binarios negativos complementados a "2" | 43       |
| 1.5.3 Computadoras de 3ª generación                     | 10       | 2.6.3 Complemento a la base -1 o restringido                                           | 43       |
| 1.5.4 Computadoras de 4ª generación                     | 11<br>12 | 2.6.4. Su utilización para la representación de binarios                               | 70       |
| 1.5.5 Computadoras de 5ª generación                     |          | negativos complementados a "1"                                                         | 44       |
| 1.6 Procesamiento de datos y sistemas de información    | 13       | 2.7 Resumen                                                                            | 44       |
| 1.7 Sistemas sincrónicos de propósito general           | 15       | 2.8 Ejercicios propuestos                                                              | 46       |
| 1.8 Arquitectura de computadoras: Los primeros          |          |                                                                                        |          |
| conceptos                                               | 15       | 2.9 Contenido de la página Web de apoyo                                                | 47       |
| 1.9 Arquitectura de una unidad central de proceso (CPU) | 17       | Capítulo 3                                                                             |          |
| 1.10 Lógica digital y componentes electrónicos          | 18       | Representación de datos en la computadora                                              | 49       |
| 1.11 El Sistema Operativo. La Dinámica del Sistema      | 23       | 3.1 Introducción                                                                       | 50       |
| 1.12 Resumen                                            | 23       | 3.2 Flujo de datos dentro de una computadora                                           | 50       |
| 1.13 Contenido de la página Web de apoyo                | 24       |                                                                                        |          |
| · · · · · · · · · · · · · · · · · · ·                   |          | 3.3 Códigos de representación de caracteres alfanuméricos                              | 53       |
| Capítulo 2                                              |          | 3.3.1 Código ASCII                                                                     | 53<br>54 |
| Sistemas numéricos                                      | 25       | 3.3.3 Delimitación de <i>strings</i>                                                   | 55       |
| 2.1 Introducción                                        | 26       | 3.4 Códigos de representación decimal (BCD)                                            | 56       |
| 2.2 Sistemas de notación posicional                     | 26       | 3.4.1 BCD puro o natural                                                               | 56       |
| 2.2.1 Expresión generalizada de un número en            |          | 3.4.2 BCD exceso tres                                                                  | 58       |
| potencias de su base                                    | 26       | 3.4.3 BCD AIKEN o 2421                                                                 | 58       |
| 2.2.2 Sistema decimal                                   | 26       | 3.5 Códigos de representación numérica no decimal                                      | 59       |
| 2.2.3 Sistema binario                                   | 27       | 3.5.1 Coma o punto fijo sin signo (enteros positivos)                                  | 59       |
| 2.2.4 Sistema octal                                     | 27       | 3.5.2 Coma o punto fijo con signo (enteros)                                            | 60       |

XII Contenido

| 3.5.3 Coma o punto fijo con signo con negativos                              |    | 5.5.3 "Compuerta OR EXCLUSIVE" o "compuerta exclusiva"                                           | 96         |
|------------------------------------------------------------------------------|----|--------------------------------------------------------------------------------------------------|------------|
| complementados a "2" (enteros)                                               | 60 | 5.5.4 "Compuerta NOT" o "inversión"                                                              | 96         |
| 3.5.4 Coma o punto fijo con signo con negativos                              | /1 | 5.5.5 "Compuertas con funciones negadas"                                                         | 97         |
| complementados a "1" (enteros)                                               | 61 | 5.6 Circuito lógico                                                                              | 99         |
| 3.5.5 Reales en coma o punto flotante (números muy grandes y números reales) | 62 | 5.6.1 Transistor                                                                                 | 100        |
|                                                                              |    | 5.6.2 Compuerta triestado                                                                        | 101        |
| 3.6 Representaciones redundantes                                             | 68 | 5.7 Circuito sumador-binario en paralelo                                                         | 102        |
| 3.6.1 Códigos de detección y/o corrección de errores. Introducción           | 68 | 5.7.1 Circuito semisumador (SS) o <i>Half Adder</i> (HA)                                         | 103        |
| 3.6.2 Paridad vertical simple o a nivel carácter                             | 68 | 5.7.2 Circuito sumador completo (SC) o Full Adder (FA)                                           | 103        |
| 3.6.3 Paridad horizontal a nivel de bloque                                   | 68 | 5.8 Formas normales o canónicas de una función                                                   | 104        |
| 3.6.4 Paridad entrelazada                                                    | 68 | 5.8.1 Forma normal disyuntiva                                                                    | 105        |
| 3.6.5 Código de Hamming                                                      | 69 | 5.8.2 Forma normal conjuntiva                                                                    | 105        |
| 3.7 Resumen                                                                  | 71 | 5.9 Circuitos equivalentes                                                                       | 107        |
| 3.8 Ejercicios propuestos                                                    | 71 | 5.10 Minimización de circuitos                                                                   | 108        |
| 3.9 Contenido de la página Web de apoyo                                      | 72 | 5.10.1 Ejemplos de minimización a partir de distintos<br>mapas de Karnaugh de 2, 3 y 4 variables | 109        |
| Capítulo 4                                                                   |    | 5.11 Resumen                                                                                     | 110        |
| Aritmética de la computadora                                                 | 73 | 5.12 Ejercicios propuestos                                                                       | 111        |
| 4.1 Introducción                                                             | 74 | 5.13 Contenido de la página Web de apoyo                                                         | 112        |
| 4.2 Aritmética binaria                                                       | 74 | Capítulo 6                                                                                       |            |
| 4.2.1 Representación de datos en punto fijo                                  |    | •                                                                                                | 442        |
| (binarios enteros)                                                           | 74 | Lógica digital                                                                                   | 113        |
| 4.2.2 Operaciones aritméticas con enteros signados                           | 75 | 6.1 Introducción                                                                                 | 114        |
| 4.2.3 Operaciones aritméticas en punto flotante                              | 78 | 6.2 Circuitos lógicos de sistemas digitales                                                      | 114        |
| 4.3 Aritmética decimal                                                       | 79 | 6.3 Circuitos combinacionales                                                                    | 114        |
| 4.3.1 Operaciones con operandos BCD                                          | 80 | 6.3.1 Circuito generador de paridad                                                              | 115        |
| 4.4 Resumen                                                                  | 84 | 6.3.2 Circuito comparador de magnitud                                                            | 116        |
| 4.5 Ejercicios propuestos                                                    | 85 | 6.3.3 Circuitos convertidores de código                                                          | 117        |
| 4.6 Contenido de la página Web de apoyo                                      | 86 | 6.3.4 Circuitos codificadores                                                                    | 118        |
|                                                                              |    | 6.3.5 Circuito decodificador de código                                                           | 120        |
| Capítulo 5                                                                   |    | 6.3.6 Circuito decodificador n · 2n                                                              | 121        |
| Álgebra de Boole                                                             | 87 | 6.3.7 Circuitos multiplexores y demultiplexores                                                  | 124<br>127 |
| 5.1 Introducción                                                             | 88 | 6.4 Circuitos secuenciales                                                                       | 131        |
| 5.2 Álgebra de los circuitos digitales                                       | 88 | 6.4.1 Biestables o flip-flops                                                                    | 131        |
| 5.2.1 Elementos de Álgebra proposicional                                     | 88 | 6.4.2 Registros                                                                                  | 136        |
| 5.3 Álgebra de Boole                                                         | 89 | 6.5 Resumen                                                                                      | 141        |
| 5.3.1 Operadores                                                             | 89 |                                                                                                  |            |
| 5.3.2 Tablas de verdad                                                       | 90 | 6.6 Ejercicios propuestos                                                                        | 142        |
| 5.3.3 Propiedades del Álgebra de Boole                                       | 90 | 6.7 Contenido de la página Web de apoyo                                                          | 143        |
| 5.3.4 Teoremas del Álgebra de Boole                                          | 91 | Control 7                                                                                        |            |
| 5.4 Función booleana                                                         | 92 | Capítulo 7                                                                                       | 445        |
| 5.5 Compuertas lógicas o <i>gates</i>                                        | 93 | Diseño de una computadora digital                                                                | 145        |
| 5.5.1 "Compuerta AND", "compuerta y" o "compuerta                            | -  | 7.1 Introducción                                                                                 | 146        |
| producto lógico"                                                             | 95 | 7.2 Módulo de cálculo en una computadora digital                                                 | 146        |
| 5.5.2 "Compuerta OR", "compuerta +" o "compuerta                             | 05 | 7.3 Relación entre el diseño del hardware y la ejecución                                         |            |
| suma lógica"                                                                 | 95 | de instrucciones                                                                                 | 147        |

Contenido XIII

| 7.3.1 Instrucciones                                        | 148               | 9.2.2 Clasificación según las operaciones que aceptan             |            |
|------------------------------------------------------------|-------------------|-------------------------------------------------------------------|------------|
| 7.4 Presentación del modelo de estudio                     | 150               | por cada acceso                                                   | 210        |
| 7.4.1 Fase fetch: búsqueda de una instrucción en memoria   | 152               | 9.2.3 Clasificación según la duración de la información           | 210        |
| 7.4.2 Fase execute                                         | 157               | 9.3 Dimensión de la memoria                                       | 210        |
| 7.4.3 Flujo de datos entre los registros de la computadora |                   | 9.4 Memorias RAM estáticas y dinámicas                            | 211        |
| básica                                                     | 161               | 9.4.1 Memorias SRAM (Static Random Access Memory)                 | 211        |
| 7.4.4 Juego completo de instrucciones de "X"               | 163               | 9.4.2 Memorias DRAM (Dynamic Random Access Memory).               | 211        |
| 7.4.5 Unidad de control y sincronización del tiempo        | 165<br>170        | 9.4.3 RAM con acceso directo                                      | 211        |
| •                                                          |                   | 9.4.4 RAM con acceso asociativo                                   | 215        |
| 7.5 Resumen                                                | 176               | 9.5 Jerarquía de memorias                                         | 215        |
| 7.6 Ejercicios propuestos                                  | 177               | 9.6 Memorias caché                                                | 217        |
| 7.7 Contenido de la página Web de apoyo                    | 177               | 9.6.1 Principios de funcionamiento9.6.2 <i>Caching</i>            | 220<br>221 |
| Capítulo 8                                                 |                   | 9.6.3 Actualización de caché                                      | 225        |
| Microprocesadores                                          | 179               | 9.6.4 Actualización de la memoria principal                       | 226        |
| 8.1 Introducción                                           | 180               | 9.6.5 Niveles de caché                                            | 227        |
| 8.2 Microprocesadores y microcontroladores                 | 180               | 9.7 Memoria principal                                             | 227        |
| 8.2.1 Chips y microprocesadores                            | 181               | 9.7.1 Memoria a nivel lógica digital                              | 228        |
| 8.3 Longitud de palabra                                    | 182               | 9.7.2 Memorias RAM dinámicas                                      | 229        |
| 8.4 Capacidad de direccionamiento                          | 182               | 9. 8 La memoria como en un espacio lógico                         | 233        |
| •                                                          |                   | 9.8.1 Almacenamiento de bytes en memoria. <i>Big-Endian</i>       |            |
| 8.5 Número de instrucciones                                | 183               | y Little-Endian                                                   | 234        |
| 8.6 Número de registros internos                           | <b>184</b><br>185 | 9.8.2 Gestión de memoria y modos de operación de los procesadores | 234        |
| 8.7 Velocidad del microprocesador                          | 188               | 9.8.3 Modelo de memoria segmentada pura                           | 236        |
| 8.8 Ciclo de instrucciones                                 | 188               | 9.8.4 Modelo de memoria virtual                                   | 236        |
| 8.8.1 Secuencia de llenado de la cola                      | 190               | 9.8.5 Modelo de memoria virtual paginada o paginación             | 220        |
| 8.8.2 Etapas de ejecución de la rutina ejemplo             | 190               | por demanda                                                       | 238        |
| 8.9 Capacidad de interrupción                              | 192               | 9.8.6 Memoria virtual segmentada o segmentación por demanda       | 239        |
| 8.9.1 Concepto de pila                                     | 195               | 9.9 Administración de memorias externas                           | 243        |
| 8.10 Alimentación                                          | 199               | 9.9.1 Archivos                                                    | 243        |
| 8.11 Tecnología                                            | 200               | 9.9.2 Sistema de archivos en discos de tecnología magnética       | 246        |
| 8.11.1 CISC                                                | 200               | 9.9.3 Disco magnético desde el punto de vista lógico              | 246        |
| 8.11.2 RISC                                                | 200               | 9.9.4 Buffers y cachés de disco                                   | 253        |
| 8.11.3 EPIC                                                | 201               | 9.9.5 Discos virtuales                                            | 254        |
| 8.12 Resumen                                               | 202               | 9.9.6 Sistema de archivos en discos de tecnología óptica          | 254        |
| 8.13 Ejercicios propuestos                                 | 203               | 9.10 Resumen                                                      | 254        |
| 8.14 Contenido de la página Web de apoyo                   | 205               | 9.11 Ejercicios propuestos                                        | 255        |
| orrivos de la pagina rrez de apojeminiminimi               |                   | 9.12 Contenido de la página Web de apoyo                          | 256        |
| Capítulo 9                                                 |                   |                                                                   |            |
| Memorias                                                   | 207               | Capítulo 10                                                       |            |
| 9.1 Introducción                                           | 208               | Instrucciones                                                     | 257        |
| 9.2 Clasificación de memorias                              | 209               | 10.1 Introducción                                                 | 258        |
| 9.2.1 Clasificación según el modo de acceso a la unidad    | 207               | 10.2 Formato de instrucción                                       | 258        |
| de información                                             | 209               | 10.2.1 Instrucciones sin dirección                                | 258        |
|                                                            | **                | 10.2.2 Instrucciones de una sola dirección                        | 259        |

XIV Contenido

| 10.2.3 Instrucciones de dos direcciones                  | 260 | 12.3.5 Tarjetas SRAM                              | 297 |
|----------------------------------------------------------|-----|---------------------------------------------------|-----|
| 10.2.4 Instrucciones de tres direcciones                 | 261 | 12.3.6 Tarjetas Flash                             |     |
| 10.2.5 Instrucciones de cuatro direcciones               | 261 | 12.4 Resumen                                      | 297 |
| 10.3 Modos de direccionamiento                           | 262 | 12.5 Ejercicios propuestos                        | 298 |
| 10.3.1 Direccionamiento directo de memoria               | 263 |                                                   | 298 |
| 10.3.2 Direccionamiento implícito                        | 263 | 12.6 Contenido de la página Web de apoyo          | 270 |
| 10.3.3 Direccionamiento inmediato                        | 264 | Capítulo 13                                       |     |
| 10.3.4 Direccionamiento indirecto                        | 264 |                                                   |     |
| 10.3.5 Direccionamiento de la CPU asociado a registros . | 265 | Transferencias de información                     | 299 |
| 10.3.6 Direccionamiento directo por registro             | 266 | 13.1 Introducción                                 | 300 |
| 10.3.7 Direccionamiento indexado                         | 266 | 13.2 Buses                                        | 300 |
| 10.3.8 Direccionamiento relativo a la base               | 267 | 13.2.1 Jerarquía de buses                         | 300 |
| 10.3.9 Direccionamiento a una pila (stack)               | 268 | 13.3 Dispositivos de entrada/salida               | 304 |
| 10.4 Tipos válidos de instrucción                        | 270 | 13.3.1 Controladores                              | 306 |
| 10.5 Resumen                                             | 271 | 13.3.2 Adaptadores                                | 307 |
| 10.6 Ejercicios propuestos                               | 271 | 13.3.3 Puertos de entrada/salida                  | 307 |
|                                                          |     | 13.3.4 Interfaces                                 | 307 |
| 10.7 Contenido de la página Web de apoyo                 | 275 | 13.3.5 Canales o procesador E/S                   | 309 |
| 0 (1 14                                                  |     | 13.3.6 Transferencias de entrada/salida           | 310 |
| Capítulo 11                                              |     | 13.3.7 Drivers                                    | 310 |
| Software del sistema                                     | 277 | 13.4 Modalidades de entrada/salida                | 311 |
| 11.1 Introducción                                        | 278 | 13.4.1 Transferencia controlada por programa      | 312 |
| 11.2 Clasificación del software de sistema               | 278 | 13.4.2 Transferencia iniciada por interrupción    | 313 |
| 11.3 Sistema operativo                                   | 278 | 13.4.3 Transferencia con acceso directo a memoria | 313 |
| 11.3.1 Niveles de administración del sistema operativo   | 279 | 13.5 Resumen                                      | 315 |
| 11.3.2 Tipos de sistemas operativos                      | 281 | 13.6 Ejercicios propuestos                        | 315 |
| 11.4 Traductores de lenguaje                             | 282 | 13.7 Contenido de la página Web de apoyo          | 316 |
| 11.4.1 Ensambladores                                     | 282 | 13.7 Contenido de la pagina vveb de apoyo         | 310 |
| 11.4.2 Intérpretes                                       | 284 | Capítulo 14                                       |     |
| 11.4.3 Compiladores                                      | 284 | ·                                                 |     |
| 11.5 Resumen                                             | 285 | Procesadores avanzados                            | 317 |
| 11.6 Ejercicios propuestos                               | 286 | 14.1 Introducción                                 | 318 |
| 11.7 Contenido de la página Web de apoyo                 | 288 | 14.2 Paralelismo a nivel instrucción              | 319 |
| 11.7 Contenido de la pagina vveb de apoyo                | 200 | 14.3 Paralelismo a nivel arquitectura             | 322 |
| Capítulo 12                                              |     | 14.3.1 Taxonomía de Flynn. Una clasificación de   |     |
| •                                                        | 200 | arquitecturas paralelas                           | 323 |
| Dispositivos de entrada/salida                           | 289 | 14.4 Descripción de microprocesadores avanzados   | 326 |
| 12.1 Introducción                                        | 290 | 14.4.1 Descripción de la arquitectura Itanium     | 326 |
| 12.2 Discos rígidos                                      | 290 | 14.4.2 Descripción de la arquitectura AMD64       | 334 |
| 12.2.1 Controladora de disco                             | 291 | 14.5 Resumen                                      | 339 |
| 12.2.2 Especificaciones técnicas de un disco             | 291 | 14.6 Contenido de la página Web de apoyo          | 340 |
| 12.2.3 Tiempos de acceso a disco                         | 293 | • • • • • • • • • • • • • • • • • • • •           |     |
| 12.2.4 Tiempo de acceso a los datos                      | 293 | Bibliografía                                      | 341 |
| 12.3 Dispositivos de almacenamiento removibles           | 294 | Índice analítico                                  | 345 |
| 12.3.1 Discos ópticos                                    | 294 |                                                   |     |
| 12.3.2 Discos magneto-ópticos (MO)                       | 295 |                                                   |     |
| 12.3.3 Tarjetas de memoria                               | 296 |                                                   |     |
| 12.3.4 Tarietas ROM v OTP                                | 296 |                                                   |     |

## Información del contenido de la página Web



El material marcado con asterisco (\*) sólo está disponible para docentes.

#### Capítulo 1. Evolución del procesamiento de datos

- · Resumen gráfico del capítulo
- · Autoevaluación
- · Lecturas adicionales:
  - Las comunicaciones. Conceptos básicos de Antonio Castro Lechtaler y Ruben Fusario, es parte del libro "Telecomunicaciones para Ingenieros de Sistemas" (de próxima aparición) de Alfaomega Grupo Editor (64 páginas). Agradecemos a sus autores por permitir que su escrito sea parte de las lecturas complementarias de esta obra.
- · Presentaciones\*

#### Capítulo 2. Sistemas numéricos

- · Resumen gráfico del capítulo
- Simulación
  - Herramienta interactiva que permite realizar conversiones y operaciones entre sistemas numéricos.
- Autoevaluación
- · Evaluaciones Propuestas\*
- · Presentaciones\*

#### Capítulo 3. Representación de datos en una computadora

- Resumen gráfico del capítulo
- · Simulación
  - Permite ingresar un texto y lo codifica en ASCII.
- Autoevaluación
- Video explicativo (02:44 minutos aprox.)
- Audio explicativo (02:44 minutos aprox.)
- Evaluaciones Propuestas\*
- · Presentaciones\*

#### Capítulo 4. Aritmética de la computadora

- · Resumen gráfico del capítulo
- Simulación
  - Resuelve el algoritmo de Booth paso a paso.
- · Autoevaluación
- Video explicativo (02:13 minutos aprox.)
- Audio explicativo (02:13 minutos aprox.)

- · Evaluaciones Propuestas\*
- · Presentaciones\*

#### Capítulo 5. Álgebra de Boole

- Resumen gráfico del capítulo
- Simulación
  - Herramienta interactiva que permite crear el diagrama lógico de una expresión booleana.
- Animación
  - Cómo trabajan los interruptores no mecánicos.
- · Autoevaluación
- · Lecturas adicionales:
  - Álgebra booleana de José A. Jiménez Murillo, es parte del libro "Matemáticas para la Computación" de Alfaomega Grupo Editor (42 páginas). Agradecemos a su autor por permitir que su escrito sea parte de las lecturas complementarias de esta obra.
- Video explicativo (01:44 minutos aprox.)
- Audio explicativo (01:44 minutos aprox.)
- Evaluaciones Propuestas\*
- Presentaciones\*

#### Capítulo 6. Lógica digital

- · Resumen gráfico del capítulo
- Simulación
- Decodificador de dos entradas.
- Display BCD siete segmentos.
- · Autoevaluación
- Video explicativo (01:34 minutos aprox.)
- Audio explicativo (01:34 minutos aprox.)
- · Evaluaciones Propuestas\*
- Presentaciones\*

#### Capítulo 7. Diseño de una computadora digital

- Resumen gráfico del capítulo
- Animación
  - Demostración de las distintas fases de la CPU
- Autoevaluación
- Video explicativo (01:53 minutos aprox.)
- Audio explicativo (01:53 minutos aprox.)
- Evaluaciones Propuestas\*
- · Presentaciones\*

#### Capítulo 8. Microprocesadores

- · Resumen gráfico del capítulo
- · Autoevaluación
- Video explicativo (02:04 minutos aprox.)
- Audio explicativo (02:04 minutos aprox.)
- Evaluaciones Propuestas\*
- · Presentaciones\*

#### Capítulo 9. Memorias

- · Resumen gráfico del capítulo
- Simulación
  - Ejercicios con memorias.
- Animación
  - Conceptos generales sobre memorias.
- · Autoevaluación
- · Lecturas adicionales
  - Memoria de Martín Silva, es parte del libro "Sistemas Operativos" de Alfaomega Grupor Editor (48 páginas).
     Agradecemos a su autor por permitir que su escrito sea parte de las lecturas complementarias de esta obra.
- Video explicativo (01:57 minutos aprox.)
- Audio explicativo (01:57 minutos aprox.)
- · Evaluaciones Propuestas\*
- · Presentaciones\*

#### Capítulo 10. Instrucciones

- · Resumen gráfico del capítulo
- · Autoevaluación
- Video explicativo (02:57 minutos aprox.). Capítulos 10 y 11
- Audio explicativo (02:57 minutos aprox.). Capítulos 10 y 11
- · Evaluaciones Propuestas\*
- · Presentaciones\*

### Capítulo 11. Software del sistema

- Resumen gráfico del capítulo
- · Autoevaluación
- · Lecturas adicionales:
  - El proceso de compilación de Gustavo López, Ismael Jeder y Augusto Vega, es parte del libro "Análisis y Diseño de Algoritmos" de Alfaomega Grupo Editor (16 páginas). Agradecemos a sus autores por permitir que su escrito sea parte de las lecturas complementarias de esta obra.

- · Evaluaciones Propuestas\*
- · Presentaciones\*

#### Capítulo 12. Dispositivos de entrada / salida

- · Resumen gráfico del capítulo
- · Autoevaluación
- Video explicativo (01:39 minutos aprox.). Capítulos 12 y 13
- Audio explicativo (01:39 minutos aprox.). Capítulos 12 y 13
- · Evaluaciones Propuestas\*
- Presentaciones\*

#### Capítulo 13. Transferencia de información

- · Resumen gráfico del capítulo
- · Autoevaluación
- · Evaluaciones Propuestas\*
- · Presentaciones\*

#### Capítulo 14. Procesadores avanzados

- · Resumen gráfico del capítulo
- Animación
  - Demostración de las ventajas del Pipelining.
- · Autoevaluación
- Video explicativo (01:12 minutos aprox.)
- Audio explicativo (01:12 minutos aprox.)
- Evaluaciones Propuestas\*
- · Presentaciones\*

# Vínculos a páginas especialmente seleccionadas sobre Arquitectura de Computadoras.

Glosario